Amd、exegy強強聯手STAC基準測試創新紀錄
從複雜的演算法交易和交易前風險評估到即時市場資料傳輸,當今各大交易公司、造市者、對沖基金、經紀商和交易所都在不斷追求最低延遲的交易執行,以獲得競爭優勢。
金融電子交易延遲降低49%
超微AMD與頂尖的全球先進交易與執行系統供應商Exegy合作,取得創下世界紀錄的STAC-T0基準測試結果,實現最低13.9奈秒(nanoseconds,ns)的交易執行操作延遲。相較此前的紀錄,這一結果可令tick-to-trade延遲至多降低49%,是迄今為止發布的最快STAC-T0基準測試結果。先前的最快速度紀錄為24.2奈秒,同樣來自採用AMD加速卡的參考設計。
STAC-T0基準測試,是今年4月Amd和exegy委託strategic Technology Analysis CENTER,LLC(STAC)進行的第三方廠商測試;「Exegy nxframework和exegy IP Core NXTCPUDP-10G-ULL在搭載AMD EPYC 7313處理器的Dell Poweredge R7525伺服器中的AMD Alveo UL3524 FPGA加速卡上運行。」測試系統組態:AMD Alveo UL3524加速卡(由AMD Virtex Ultrascale+ FPGA驅動),執行Exegy nxframework和exegy NXTCP-UDP-10G-ULL IP核心,安裝在搭載AMD EPYC 7313處理器的*
Dell Poweredge R7525伺服器上,搭配Arista 7130平台和Metawatch 7130閘道裝置,執行STAC-T0基準測試。
STAC基準測試,是用在測試時間序列報價資料進行高速分析解決方案的業界標準。STAC-T0基準測試評估tick-to-trade網路i/o(輸入輸出)延遲,即接收和執行交易訂單所需的時間。
AMD Alveo UL3524卡自訂演算客製化
這項全新的Amd和exegy STAC-T0高精度時間戳記基準紀錄,憑藉AMD Alveo UL3524加速卡實現,其為一款專為快速交易執行而設計的金融科技卡,由AMD Virtex Ultrascale+fpga提供支援,在搭載AMD EPYC 7313處理器的Dell Poweredge R7525伺服器中的Exegy nxframework和exegy NXTCPUDP-10G-ULL IP核心上執行,並配備Arista 7130平台和Arista Metawatch 7130裝置。
AMD Alveo UL3524加速卡,具備突破性的收發器架構、78萬個LUT的FPGA架構以及1,680個DSP運算片;該產品旨在加速硬體中的自訂交易演算法,交易者可以根據自訂演算法和AI人工智慧交易策略客製化其設計。
高速交易執行技術大突破
AMD自行調適暨嵌入式運算事業群資料中心產品行銷總監Girish
Malipeddi表示,在超低延遲交易中, 1奈秒即可決定交易的盈虧;這項基準測試,展示出經過獨立量化和驗證的真實結果,展現AMD如何從整體上突破高速交易與金融技術的邊界並推動其可能性;Exegy提供由必要的FPGA IP和相關軟體組成的應用,以實現Alveo UL3524卡上的STAC-T0基準測試要求。
Exegy Fpga解決方案總監olivier Cousin表示,透過完成此次最新STAC-T0基準測試,EXEGY和AMD很高興能夠創下tick-to-trade延遲紀錄;今年的STAC-T0,採用EXEGY的FPGA開發框架,和全新超低延遲TCPUDP IP堆疊,取得迄今為止最出色的公開結果。